Зсувається на чотири розряди вліво і сумується із зміщенням в команді або вмістом
регістрів: наприклад, якщо адресується пам'ять, то [BP+CS], [BP+DS+disp8/16] і т.д., якщо адресується стек, то [BX+ES], [BX+SS+disp8/16] [BP+SI], [BP+DI+disp8/16] і т.п. 13. Як формується фізична адреса команд та даних в захищеному режимі роботи МП I80286? - В захищеному режимі фізична адреса формується за такою схемою: дискрипторну таблицю, рядок якої складається з 48біт (ще16старшихбітзарезервовані). - з дескрипторної таблиці зчитується значення 24-розрядної базової адреси сегмента, - базова адреса сумується із зміщенням, внаслідок чого формується фізична адреса байта або слова в пам'ять (див. рис); 14. Як формується фізична адреса сегмента в МП І80386 в захищеному режимі роботи? – Здескрипторноїтаблиці зчитується значення 32-розрядної базової адреси сегмента, яка Сумується із зміщенням, внаслідок чого формується фізична адреса байта або слова в пам'яті в МП I80386; 15. Як формується фізична адреса сторінки пам’яті в захищеному режимі роботи МП І80386? - 32-розрядна фізична адреса пам’яті в межах сторінки формується таким чином: Розрядів фізичної адреси сторінки пам’яті, молодші 12 розрядів рівні нулю. Це є фізична адреса сторінки пам’яті розміром 4 Кбайти; Сумуючись із 20 старшими розрядами дескриптора сторінки, формують фізичну адресу в межах однієї сторінки; 16. Яка розрядність шин мікропроцесора I80386? - 32-розрядна шина даних та 32-розрядна адресна шина; 17. Яка розрядність шин та робоча частота мікропроцесора I80286? - Тактова частота від 8 до 10 Мгц, 16-розрядна шина даних та 24-розрядна адресна шина; Яке призначення регістрів LDTR та GDTR МП І80286? - сорокабітний регістр GDTR визначає положення і розмір глобальної дескрипторної таблиці, Яке призначення регістрів TR та MSW МП І80286? - TR- 40-розрядний регістр задачі ТR, який містить селектор сегмента стану задачі TSS; - MSW -сорокарозрядний регістр стану, використовується для переключення (біт РЕ=1) режиму роботи із звичайного (реального) в захищений Яке призначення регістрів IDTR та IP МП І80286? 40-бітний регістр IDTR визначає початок і розмір таблиці векторів переривань. 16-бітний регістр IP служить для збереження адреси зсуву наступної команди, що виконується, в межах сегменту коду Яке призначення сегментних регістрів в реальному режимі роботи МП І80286? містять початкову адресу, відповідно, сегменту коду (початкова адреса якого визначається вмістом регістра CS), сегменту даних, сегмента стеку, а також додаткового сегменту даних Яке призначення сегментних регістрів в захищеному режимі роботи МП І80286? виконують функцію селектора, який знаходиться в одному із сегментних регістрів, для адресації дескрипторної таблиці ©2015 arhivinfo.ru Все права принадлежат авторам размещенных материалов.
|